摘要: 针对如何用复杂可编程逻辑器件实现4DPSK信号的解调,提出了一种基于CPLD的4DPSK信号解调器设计方案.先将4DPSK信号通过双门限比较器等进行二值数字化,再用VHDL语言设计实现对此数字化后的二值逻辑信号进行延迟、相移、逻辑运算和识别等处理,实现对4DPSK信号的解调.此设计方案减小了硬件实现的复杂度,迎合了可编程逻辑器件CPLD对数字逻辑信号进行处理的特点,并给出了用可编程逻辑器件CPLD实现部分的仿真波形.
中图分类号:
王兰勋,张庆顺,黄亚丽,宋铁锐. 一种基于CPLD的二值数字化4DPSK解调器设计方案[J]. 河北大学学报(自然科学版), 2006, 26(3): 310-314.
WANG Lan-xun,ZHANG Qing-shun,HUANG Ya-li,SONG Tie-rui. A Design Scheme of 2-digitization 4DPSK Demodulator Based on CPLD[J]. Journal of Hebei University (Natural Science Edition), 2006, 26(3): 310-314.