摘要: 在分析CRC编码算法的基础上,从传统的串行编码算法着手,推导出适合高速通信的并行算法,通过FPGA(现场可编程门阵列)验证确保算法代码的逻辑功能正确;采用中芯国际simc18(180 nm工艺库)实现了并行CRC32编码芯片的设计.该设计具有编码速度快、占用资源少、低功耗、易于量产等优点.
中图分类号:
郭宝增,吴鹏飞. 深亚微米并行CRC32编码芯片的设计和实现[J]. 河北大学学报(自然科学版), 2014, 34(1): 89-93.
GUO Baozeng,WU Pengfei. Design and implementation of deep sub-micron parallel CRC32 coding chip[J]. Journal of Hebei University (Natural Science Edition), 2014, 34(1): 89-93.